LTC490晶元並轉串
⑴ 74LS164晶元的串轉並和595有什麼實質上的區別
74LS164和595的區別如下:
1、引腳數量不同,前者14腳,後者16腳。
2、驅動電流不同,前者25mA,後者35mA。
3、硬體結構不同,前者只有移位寄存器,後者還有數據存儲器,因此如果控制數碼管的話前者在速度較慢時可能有閃爍,後者則較穩定。
⑵ 什麼是並串變換電路 常用集成晶元有哪些
並串轉換電路就是並行電路轉串列電路!比如8位數據並行進來,一路數據串列出去,但是輸出傳輸速率是輸入並行數據速率的8倍。常用的電路74系列的就用,其他用CPLD、FPGA實現也很簡單。
⑶ 74HC164和74HC595D這兩個串轉並的晶元可以替換嗎它們有什麼區別
如果是焊好的電路當然沒法換了,腳都不一樣。
關於串轉並功能上的差別,我前兩天也在糾結這個問題,就把74HC164和74HC595兩個都測了。
發現164沒有鎖存功能,直接按時鍾信號上升沿讀取串列信號,同時依次把讀到的電平從第0腳一個一個腳移到第7腳,即在並行輸出時會輸出移位過程中的電平變化,雖然過程很短暫,但可能會導致後續電路的邏輯出問題,不過作為功率輸出驅動沒什麼影響,對邏輯時序要求不高的後續電路也可以用,畢竟只需要兩個IO口,比595簡單些。
595有鎖存功能,即它的讀和輸出可以是分開的,比較靈活。可以先讀完一串八位串列信號之後,再等一段時間給它命令,讓它同時輸出對應的並行信號,移位的過程一般不在輸出中體現,有效避免後續電路邏輯混亂。
⑷ 單片機串並轉換晶元
74hc595.用得最多的串並轉換晶元
引腳說明:
SDA:數據輸入口。
CLK:時鍾輸入端。
Q0~Q7:數據並行輸出端。
74HC595 內含8 位串入、串/ 並出移位寄存器和8位三態輸出鎖存器。寄存器和鎖存器分別有各自的時鍾輸入(SH_CP和ST_CP) , 都是上升沿有效。當SH_CP從低到高電平跳變時, 串列輸入數據(SDA) 移入寄存器; 當ST_CP從低到高電平跳變時, 寄存器的數據置入鎖存器。清除端(CLR) 的低電平只對寄存器復位(QS 為低電平) , 而對鎖存器無影響。當輸出允許控制(EN) 為高電平時, 並行輸出(Q0~Q7) 為高阻態, 而串列輸出(QS) 不受影響。74HC595 最多需要5 根控制線, 即SDA、SH_CP、ST_CP、CLR 和EN。其中CLR 可以直接接到高電平, 用軟體來實現寄存器清零; 如果不需要軟體改變亮度, EN 可以直接接到低電平, 而用硬體來改變亮度。把其餘三根線和單片機的I/ O 口相接, 即可實現對LED 的控制。數據從SDA 口送入74HC595 , 在每個SH_CP的上升沿, SDA 口上的數據移入寄存器, 在SH_CP的第9個上升沿, 數據開始從QS 移出。如果把第一個74HC595 的QS 和第二個74HC595 的SDA 相接, 數據即移入第二個74HC595 中, 照此一個一個接下去, 可接任意多個。數據全部送完後, 給ST_CP 一個上升沿, 寄存器中的數據即置入鎖存器。此時如果EN 為低電平, 數據即從並口Q0~Q7 輸出, 把Q0~Q7 與LED 的8 段相接, LED 就可以實現顯示了。要想軟體改變LED 的亮度, 只需改變EN 的占空比就行了。
程序如下所示:
#include <reg52.h>
#include <intrins.h>
#define uchar unsigned char
#define uint unsigned int
sbit SDA = P1^1;
sbit SHIFT = P1^2;
sbit ST = P1^0;
#define NOP _nop_()
uchar led[] = {0x5b,0x3f,0x3f,0x6f};
uchar select[] = {0x0fe,0xfd,0xfb,0xf7};
uchar i=0;
void Init( )
{
SDA = 0;
SHIFT = 0;
ST = 0;
}
void delay()
{
uchar jj;
for(jj=0;jj<200;jj++);
while(jj--);
}
void display(uchar dat)
{
uchar ii;
uchar sdata=dat;
for(ii=0;ii<8;ii++)
{
if(sdata&0x80)SDA=1;
else SDA = 0;
sdata<<=1;
SHIFT =0;
NOP;
NOP;
SHIFT = 1;
NOP;
NOP;
}
ST = 1;
NOP;
NOP;
ST = 0;
}
void main()
{
Init();
while(1){
delay();
delay();
P2 = select[i];
display(led[i]);
i=(i+1)%4;
}
}
⑸ FPGA里差分信號怎麼進行串並轉換
差分信號是一種IO介面方式,在FPGA晶元裡面一對差分信號對應的是一個bit的數據,而在IO端是有2個IO腳對應的。
而串並轉換,是在FPGA裡面實現的,也就是說,每對差分信號就是對應一個bit數據,通過CLK驅動來串並轉換。
⑹ 求全雙工RS485電路,8腳的晶元怎麼控制,如SP3077,LTC490,SN75179等等的晶元,求一電路圖
這3個晶元就是全雙工RS485匯流排用的,不用控制什麼哪,直接用啊。
⑺ 單片機的P0.0做為輸出埠,怎麼將其擴展成8個輸出埠;p0.1做為輸入埠怎麼將其擴展成8個輸入埠。
你把一個引腳擴展成8個輸出引腳,很顯然,一個總的思想就是串列轉並行,就是把一個引腳上的信號通過電路,以串列的方式輸入,以並行的方式輸出.
同理,你把8個引腳合並成1個引腳,那就要並入串出.
前者,你可以用 74164,或者74595,建議用74595,因為有鎖存功能
後者,你可以用74165
但是,不管你用什麼晶元,單單只靠一個引腳是完不成的,最少你還得需要另一個IO引腳,為這個晶元提供時鍾,因為串轉並或者並轉串需要有時鍾支持,另外,還有的需要有鎖存引腳等等.
⑻ 有誰知道怎麼用數字電路實現串並轉換
用D觸發器實現就可以了,沒有直接實現一位輸入兩位輸出的專門晶元。
D觸發器的型號比如74LS74,用第一個D觸發器的輸出作為第二個D觸發器的輸入,用一個共同的時鍾信號。第一個D觸發器的輸入作為串列輸入,兩個觸發器的輸出作為並行輸出。
⑼ 筆記本主板硬碟介面是並口的,可以升級串口的硬碟嗎
我原來也有過這想法,想給老式筆記本換個硬碟,老本是並口的。
最後研究發現,無論是用什麼辦法,都不能用串口硬碟,包括那個什麼串換並的轉接卡,還是換了塊320G的並口硬碟。超貴,近五百塊,比同容量的串口硬碟要貴兩倍,而老筆記本它本身按市價也就一千多一點而已。還有內存也是,我估計你的本八成是一代內存,其價格也差不多是現在主流DDR2的兩倍。給老本升級代價就是這么高,所以我認為有條件的話,近可能的把本子換了吧。
如果一定要升級硬碟的話,目前最大的並口硬碟是320G。再下來就是還有250G,160G。 我推測你原有硬碟大約是40G或80G。要升大容量的,就在上面幾個里選吧。
參考價格
320G 400-500
250G 300-400
160G 200-350
個人推薦:西部數據的 WD3200BEVE 5400轉 320G
⑽ 關於51單片機的串口方式0通訊
嚴格來說,51單片機的串口方式0,並不是用於串口通信的,只用於在RXD,TXD引腳上接有74LS164,串入/並出,或74LS165,並入串出。也就是只能與串列晶元配合使用的。
而真正用串口實現串列通信的是方式1。所以,你的程序要改成方式1。在方式1時,只有開中斷允許標志位和接收到數據後,才會申請中斷,單片機才會響應中斷。